Dr. Babak Rahbaran
Angestellt, IT Projektleiter /Release Manager, UNIQA Insurance Group AG
Wien, Österreich
Werdegang
Berufserfahrung von Babak Rahbaran
Bis heute 6 Jahre und 10 Monate, seit Sep. 2017
IT Projektleiter /Release Manager
UNIQA Insurance Group AG- Management und Umsetzung des Release Managements Projekt entlang des Release-Zyklus der UNIQA - Verantwortung für die Lieferung des Projekts Release Management in Zeit und Budgetrahmen, gemessen anhand der Key Performance Indicators im Projekt - Ansprechpartner für sämtliche Belange in Zusammenhang mit dem Projekt für interne und externe Stakeholders und Projektmitarbeiter - Proaktives Risikomanagement in den Projekten von Risikoanalyse, Risikoidentifzierung bis hin zu Risikomitigationsmaßnahmen
1 Jahr und 1 Monat, Sep. 2016 - Sep. 2017
Team Leader Hardware & Software Development
ZELISKO (Knorr-Bremse)
Fachlich und disziplinarische Leitung ein Team von Technikern in Bereich der Hardware- & Software-Entwicklung
6 Jahre und 6 Monate, Apr. 2010 - Sep. 2016
Technical Project Leader
Austrian Academy of Sciences /CERN
A Senior Project Manager who delivers projects with innovative technology that improves efficiency and reduces costs
3 Jahre und 2 Monate, März 2012 - Apr. 2015
Teacher
Vienna University of Technology
Lecturing in FPGA-Design Refinement, ECTS 3.0
10 Monate, Juli 2009 - Apr. 2010
FPGA/Embedded System Consulting / Design & Development
Technology Solutions Consulting
FPGA Consulting Design & Development, Security for Electronic Systems, Hardware Fault-Injection & Embedded Systems on FPGA, Algorithm Development, High Performance Computing application Design, FPGA High Performance Computing application Design
3 Jahre, Juli 2006 - Juni 2009
Projektleiter--Senior FPGA High Performance Computing Application Engineer
Matrixware : Science Division--Semantic Supercomputing sub-division
Implement time consumed algorithms in patent retrieval application in FPGA for SGI-RASC RC100 Platform (Xilinx Virtex 4 LX200 ).
10 Monate, Okt. 2005 - Juli 2006
Senior FPGA Designer for critical real-time application
ARC seibersdorf research GmbB
6 Jahre und 7 Monate, Feb. 1999 - Aug. 2005
Assistant Professor --Course Director (Digital Design Laboratory)
Technische Universität WienExperimental fault-injection plays a key role in the process of fault tolerance validation. In my research activity I analyzed the limitations of conventional experimental setups and investigate how highly complex FPGAs can aid in overcoming these. Based on a thorough analysis of the potential aims
Ausbildung von Babak Rahbaran
Electrical Engineering
Vienna University of Technology
ASIC Design
Computer Engineering
Vienna University of Technology
fault tolerant systems, embedded systems security, Safe and Robust system for autonomous application, FPGA/ASIC Design, Fault-Injection at RTL Level for FPGA, FPGA High Perfomance Computing
Sprachen
Deutsch
-
Englisch
-
persisch
-